|
dlk - PC-Interface
Die Parallele PC-Druckerschnittstelle wird durch ein FPGA-Makro und
einige externe passive Bauelemente realisiert. Die Schnittstelle dient
zur Systemverwaltung oder zum schnellen Datenaustausch mit dem PC.
- das Makro baut die PC-Druckerschnittstelle im FPGA in einen
8-Bit Daten/Adressbus mit /RD und /WR Signal um
- automatische Anpassung an die SPP, PS2 und EPP
Schnittstellenbetriebsart
- 4 MBit/sec (512 KByte/sec) Datenübertragungsrate im EPP
Modus
- belegt nur 51 slices (102 Flip-Flops), das entspricht ca.
7% eines FPGA´s vom Typ xc2s50
- Programm und Funktionsunterstützung über DLL, basierend auf
C Quellcode
Das FPGA Makro und die zugehörigen Programmquellen um das Makro vom PC
aus anzusprechen sind vollständig
im Quellcode verfügbar. |